国产EDA反击!芯华章推出自主数字芯片验证AI大模型:开发效率提升10多倍
资讯科技6月5日消息,美国突然掐断了国产芯片的EDA供应,Cadence、Synopsys、西门子三大厂全部被迫停止供应,不过这也是美国再次“助攻”国产科技行业,国产EDA厂商迎来了新机遇。
面向国家在集成电路EDA领域的重大需求,芯华章携手全国首家集成电路设计领域国家级创新中心——EDA国创中心,共同推出具有完全自主IP知识产权的、基于LLM(大语言模型)的数字芯片验证大模型ChatDV。
目前,ChatDV已经开放免费试用。
芯华章已经在系统级验证领域建立起完整的数字验证全流程工具链,拥有超200件专利申请,服务包括芯擎科技、黑芝麻、燧原科技、飞腾、中科院软件所、天数智芯、芯来科技、加特兰微电子、鲲云科技、曦智科技等数十家业内知名企业。
EDA国创中心审慎评估后,选用芯华章GalaxSim高性能逻辑仿真工具,用于大模型生成代码的仿真验证,选用GalaxFV形式化验证工具,用于针对故障代码的反例数据收集,通过深度融合AI技术与设计验证,革新了传统芯片验证各个环节的工作模式。
据悉,芯华章GalaxSim在性能上已经和国际主流仿真器相当,并原生支持鲲鹏、飞腾等国产服务器,且已在多个基于ARM平台的国产构架上测试通过。
在深度融合项目实践中,芯华章与中兴微电子、EDA国创中心合作发布《LLM based SVA Generation with Formal Evaluation》、《Automated SVA Generation with LLMs》,并成功入选2025 DVCon China论文。
这些研究成果锚定AI驱动验证技术前沿,既深入解析复杂断言生成系统如何借助LLM实现效率突破的技术细节,也全面探讨国产大模型在EDA领域规模化应用的方法论,为行业贡献了可复用的技术路径与实践参考。
基于芯华章验证技术,ChatDV能够自动完成断言SVA、测试向量TB、参照模型Reference Model的生成,以及RTL代码错误自动调试,使芯片开发效率提升超过10倍,验证成本降低10倍。
在NVIDIA等学术与工业级测试中,ChatDV表现卓越,在300多个基准上实现语法纠错率100%,功能纠错率83%。
另外,芯华章与中兴微电子联合研发基于LLM的SVA生成,打造出具有差异化优势产品GalaxFV,解决在高性能处理器芯片设计中,复杂时序逻辑的手工编写耗时耗力、容易因边界条件遗漏导致验证漏洞的问题。
在中兴微的项目实测中,GlaxyFV展现出了强大的场景适配能力,而且复杂断言开发效率提升40%以上,原本需要3天的调试周期缩短至数小时。
EDA国创中心,即国家集成电路设计自动化技术创新中心,是国家科技部2022年12月批准成立的我国集成电路设计领域首个国家级技术创新中心,聚焦下一代EDA技术突破,以“智能EDA——计算一切电路”为理念,合成海量集成电路设计数据,研制电路生成专用工具,创新基于AI大模型的集成电路设计新范式。
另外,EDA/IP龙头企业上海合见工业软件也免费开放了关键产品试用与评估服务。
首期可免费申请试用的软件包括:
数字验证EDA:
国产首款高性能数字验证仿真器UniVista Simulator(简称UVS)
国产自主一站式开放调试平台UniVista Debugger(简称“UVD”)
虚拟原型设计与仿真工具套件UniVista V-Builder/vSpace
DFT全流程:
国产可测性设计(DFT)全流程平台UniVista Tespert(BSCAN、MBIST、ATPG、DIAG、YIELD)
系统级设计软件:
国产首款高端大规模PCB设计平台UniVista Archer(包含一体化PCB设计环境UniVista Archer PCB和板级系统电路原理设计输入环境UniVistaArcher Schematic)
合见工软现有产品已覆盖数字芯片EDA工具、系统级工具及高端IP,是国内唯一一家可以完整覆盖数字芯片验证全流程,同时提供先进工艺高速互联IP的国产EDA公司。
同时,合见工软的客户数量已超过200家,服务国内绝大多数高端芯片设计企业,对数字大芯片公司关键项目的支持经验丰富,EDA软件经过了诸多实际项目的打磨迭代,技术支持服务团队水平过硬,快速支撑国产高端芯片设计需求,目标全面解决核心卡脖子问题。